วันพุธที่ 4 กันยายน พ.ศ. 2556

ส่วนประกอบโครงสร้างภายใน Microprocessor (RISC)






คือ scr1, scr2, dest กล่าวถึง scr เป็นรีจิสเตอร์ตัวทำงาน dest เป็นรีจิสเตอร์ผลลัพธ์ การออกแบบคำสั่งมุ่งไปที่การใช้รีจิสเตอร์ภายใน ดังนั้น รีจิสเตอร์มักมีขนาดกว้าง ขนาด 32 บิตจะพิจารณาคำสั่งที่แสดงจะพบว่าคำสั่งเพียงเท่านี้ การใช้งานหรือการเขียนโปรแกรม ให้ทำงานในสิ่งต่างๆที่ต้องการ  การออกแบบ RISC ที่ใช้สถาปัตยกรรมที่แตกต่างจาก CISC โดยสิ้นเชิง

ความสามารถอยู่ที่การจัดการการหน่วยความจำ


               เมื่อซีพียู RISC ทำงานด้วยคำสั่งที่ใช้กับรีจิสเตอร์เป็นหลักมีเพียง LD กับ ST ที่ใช้จาก

หน่วยความจำLD กับ ST จึงต้องเกี่ยวกับหน่วยความจำที่ซีพียูต้องติดต่อ การที่ซีพียูต้องติดต่ออย่างรวดเร็ว ต้องอาศัยหน่วยความจำแคช ดังนั้น ประสิทธิภาพของ RISC ขึ้นอยู่กับการจัดโครงสร้างของหน่วยความจำที่หน่วยความจำแคชจะต้องมีบทบาทที่ทำให้ซีพียูติดต่อข้อมูลเป็นส่วนใหญ่โครงสร้างของแคชที่ใช้กับ RISCเป็นแบบ direct mapped cache ใช้การติดต่อกับหน่วยความจำนี้จำทำให้หน่วยความจำต่อกับแคชในลักษณะที่มีการกำหนดตำแหน่ง แคชแบบนี้จะทำให้การเข้าถึงทำได้เร็ว



ที่มา :  http://www.geocities.ws/micro2comed/page23.htm

ไม่มีความคิดเห็น:

แสดงความคิดเห็น